Veröffentlichungen / Publications

unvollständige Liste / incomplete list
1 Rolf Schlagenhaft: Dynamischer Lastausgleich verteilter diskreter Simulation (1212kB), Dissertation, Lehrstuhl für Entwurfsautomatisierung, Technische Universität München, 1999.
2 Rolf Schlagenhaft, Martin K. Ruhwandl, Christian Sporrer und Herbert Bauer: Dynamic Load Balancing of a Multi-Cluster Simulator on a Network of Workstations (139kB), in: ACM/SCS/IEEE Workshop on Parallel and Distributed Simulation (PADS), Seiten 175-180, Lake Placid, New York, Juni 1995.
3 Rolf Schlagenhaft: MPSIM - Parallel Event Driven Simulation of Logic Circuits by Time Warp, in: T. Schnekenburger und G. Stellner (Herausgeber): Dynamic Load Distribution for Parallel Applications, Band 24 der Reihe Teubner-Texte zur Informatik, Kapitel 4.4, Seiten 160-170. Teubner Verlag, Stuttgart, September 1997.
4 Rolf Schlagenhaft: Dynamischer Lastausgleich optimistisch synchronisierter, verteilter Simulation (306kB), in: Peter R. Schwarz (Herausgeber): GI-Workshop Verteilte Simulation und parallele Prozesse, Magdeburg, 1999.
5 Norbert Fröhlich, Rolf Schlagenhaft, Andreas Ganz und Josef Fleischmann: Object Orientation in Time Warp Simulation (303kB), in: International Conference on Parallel and Distributed Processing Techniques and Application (PDPTA), Seiten 1015-1023, Las Vegas, Nevada, 1997.
6 Josef Fleischmann, Rolf Schlagenhaft, Martin Peller und Norbert Fröhlich: OLIVIA: Objectoriented Logicsimulation Implementing the VITAL Standard (101kB), in: Great Lakes Symposium on VLSI (GLS-VLSI), Seiten 51-56, Urbana-Champaign, Illinois, März 1997.
7 Josef Fleischmann, Rolf Schlagenhaft und Martin Peller: Objektorientierte Logiksimulation nach dem VITAL Standard (52kB), in: ITG/GI/GMM Workshop Hardwarebeschreibungssprachen und Modellierungsparadigmen, Seiten 155-162, Holzhau, Februar 1997.
8 Norbert Fröhlich, Rolf Schlagenhaft und Josef Fleischmann: A New Approach for Partitioning VLSI Circuits on Transistor Level (299kB), in: ACM/SCS/IEEE Workshop on Parallel and Distributed Simulation (PADS), Seiten 64-67, Lockenhaus, Österreich, Juni 1997.
9 Norbert Fröhlich, Rolf Schlagenhaft und Josef Fleischmann: Partitioning VLSI-Circuits for Parallel Simulation on Transistor Level, Technischer Bericht, Institut für Informatik, Technische Universität München, April 1997.
10 Antreich, Johannes, Eisenmann, Ganz, Stenz, Senn, Tafertshofer, Fleischmann, Fröhlich, Glöckel, Ruhwandl und Schlagenhaft: Werkzeuge und Methoden für die Nutzung paralleler Rechnerarchitekturen, Technischer Bericht, Technische Universität München, 1998.
11 Rolf Schlagenhaft: Objektorientierter Simulator für Logikschaltungen (613kB), Diplomarbeit, Lehrstuhl für Rechnergestütztes Entwerfen, Technische Universität München, 1993.
zurück zur Startseite

27.8.2000, Rolf Schlagenhaft, http://www.schlagenhaft.net/rolf/biblio.htm